Uol=!R +R,AUosR输入失调电压为R,1Uol=式 1-1Uos=.Uo101R +R实际测出的Uos一般为士(1~20)mV,高质量的运放,Uos在1mV以下,其值越小越好。2.输入失调电流Ios的测试当集成运放的输入电压为零,输出电压也为零时,两个输入偏置电流的差值,称为输入失调电流,即Ios=B+-IB-。输入失调电流los主要由输入级差动放大器的两个三极管的β值不一致造成的。一般来说,集成运放的偏置电流越大,其输入失调电流也越大。如图1-1所示,测试Ios时,将开关S1、S2断开,此时输出电压用Uo1表示,则Uor-Uol -RUoi-Uol式1-2Ios =2RAurRR+Rlos一般为lnA~10uA,其值越小越好。3.差模开环电压增益Aua的测试集成运放工作于线性区时,差模电压输入后,其输出电压变化AU。与差模输入电压变化AUa的比值,称为差模开环电压增益,即AU.Aua ="AU.差模开环电压增益一般用dB(分贝)为单位,则可表示为AU.(dB)Au (dB) = 20lgAUA实际集成运放的差模开环电压增益是频率的函数,所以手册中的差模开环电压增益均指直流(或低频)开环电压增益。为测试方便,通常采用低频(几十Hz)正弦交流信号进行测量。因集成运放的开环增益很高,难以直接测量,所以一般采用闭环测量法。如图1-2所示,是差模开环电压增益的测量电路。6
6 1 1 2 OS O1 uf R R R U U A + = = 输入失调电压为 O1 O1 1 2 1 OS 101 1 U U R R R U = + = 式 1-1 实际测出的 UOS一般为±(1~20)mV,高质量的运放,UOS 在 1mV 以下,其值越小越 好。 2.输入失调电流 IOS的测试 当集成运放的输入电压为零,输出电压也为零时,两个输入偏置电流的差值,称为输入 失调电流,即 OS = B+ − B− I I I 。 输入失调电流 IOS 主要由输入级差动放大器的两个三极管的 β 值不一致造成的。一般来 说,集成运放的偏置电流越大,其输入失调电流也越大。 如图 1-1 所示,测试 IOS 时,将开关 S1、S2 断开,此时输出电压用 UO1´表示,则 5 O1 O1 1 2 1 uf 5 O1 O1 OS ' ' R U U R R R A R U U I − + = − = 式 1-2 IOS 一般为 1nA~10μA,其值越小越好。 3.差模开环电压增益 Aud 的测试 集成运放工作于线性区时,差模电压输入后,其输出电压变化Uo 与差模输入电压变化 Uid 的比值,称为差模开环电压增益,即 id o ud U U A = 差模开环电压增益一般用 dB(分贝)为单位,则可表示为 (dB) 20lg (dB) id o ud = U U A 实际集成运放的差模开环电压增益是频率的函数,所以手册中的差模开环电压增益均指直流 (或低频)开环电压增益。为测试方便,通常采用低频(几十 Hz)正弦交流信号进行测量。 因集成运放的开环增益很高,难以直接测量,所以一般采用闭环测量法。 如图 1-2 所示,是差模开环电压增益的测量电路
DUo图1-2差模开环电压增益的测量电路在图1-2中,通过R2、RI、R4完成直流闭环,抑制输出电压漂移。通过R2、Rs实现交流闭环。外加信号经Ri、R4分压,使Ui足够小,以保证运放工作在线性区。C为隔直电容。运放的差模开环电压增益Aud为(AUo2R).Uo2Aua(dB) = 20lg=20lg· (dB)式1-3→ZUa)R)U.-般低增益集成运放的Aua约为60~70dB,中增益的Aua约为80dB,高增益的Aua约100dB以上。4.共模抑制比CMRR的测试集成运放工作于线性区时,其差模电压增益Aud与共模电压增益Auc之比称为共模抑制比,即CMRR= AdAuc若以dB为单位时,CMRR可表示为ACMRR =20lg(dB)与差模开环电压增益类似,CMRR也是频率的函数。集成运放手册中给出的参数值均指直流(或低频)时的CMRR。如图1-3所示,是共模抑制比CMRR的测量电路
7 2 3 7 4 6 1 5 IC1 741 Rs R2 5.1k R1 5.1k R4 51 R3 51 Rp 100k C 100u Us -12V +12V Uo2 Ui2 Uid + 图 1-2 差模开环电压增益的测量电路 在图 1-2 中,通过 R2、R1、R4 完成直流闭环,抑制输出电压漂移。通过 R2、Rs 实现交 流闭环。外加信号经 R1、R4 分压,使 Uid 足够小,以保证运放工作在线性区。C 为隔直电容。 运放的差模开环电压增益 Aud 为 (dB) 20lg 20lg 1 (dB) i 2 O 2 4 1 i d o2 u d = + = U U R R U U A 式 1-3 一般低增益集成运放的 Aud 约为 60~70dB,中增益的 Aud 约为 80dB,高增益的 Aud 约 100dB 以上。 4.共模抑制比 CMRR 的测试 集成运放工作于线性区时,其差模电压增益 Aud 与共模电压增益 Auc 之比称为共模抑制 比,即 uc ud A A CMRR = 若以 dB 为单位时,CMRR 可表示为 CMRR 20lg (dB) uc ud = A A 与差模开环电压增益类似,CMRR 也是频率的函数。集成运放手册中给出的参数值均指 直流(或低频)时的 CMRR。 如图 1-3 所示,是共模抑制比 CMRR 的测量电路